Публикации на тему "Quartus"

Найдено: 13

Из-за явления дребезга контактов непосредственное подключение кнопки с механическим замыканием контактов к цифровой схеме не всегда допустимо. Суть дребезга заключается в многократном неконтролируемом замыкании и размыкании контактов в момент коммутации, в результате чего на цифровую схему подается множество импульсов вместо одного.

В статье описана схема подавителя дребезга, выполненая в графическом редакторе Quartus II.

Комментариев: 1.
Дата обновления: 22/03/2016

Классический стенд LESO2 перешел на новую серию FPGA Cyclone IV. Увеличена логическая емкость ПЛИС. Поддержка Quartus II версии 15.0. Стенд доступен для заказа под названием LESO2.4

Комментариев пока нет.
Дата обновления: 09/06/2017

Целью работы является изучение принципа работы схем триггерных регистров. Регистры предназначены для хранения и преобразования многоразрядных двоичных чисел. Для запоминания отдельных разрядов числа могут применяться триггеры различных типов.

Лабораторная работа выполняется с помощью учебного лабораторного стенда LESO2.

Комментариев пока нет.
Дата обновления: 09/06/2017

Почему при переходе с программирования контроллеров на ПЛИС многие испытывают психологический дискомфорт? Кому и для чего нужен конечный автомат в ПЛИС? Попробуем разобраться с этим.

Комментариев пока нет.
Дата обновления: 05/09/2016

Если вы в своем коде на Verilog используете оператор case, if или тернарный оператор выбора, будьте уверены, вы используете мультиплексор. Статья освещает особенности аппаратного синтеза различных видов мультиплексоров в ПЛИС.

Комментариев пока нет.
Дата обновления: 27/04/2016

Любая логическая схема без памяти полностью описывается таблицей истинности. Эта таблица является исходной информацией для синтеза схемы на основе логических элементов «И», «ИЛИ», «НЕ». Для разработки требуемого цифрового устройства сначала на основе таблицы истинности записывают его логическое выражение. Затем с целью упрощения цифрового устройства минимизируют его логическое выражение и далее разрабатывают схему, реализующую полученное логическое выражение.

Лабораторная работа выполняется с помощью учебного лабораторного стенда LESO2.

Комментариев пока нет.
Дата обновления: 23/04/2016

На простом примере покажем общие принципы работы с учебным стендом LESO2.4. Учимся создавать проект в Quartus II, начнем использовать Verilog, и проверим работоспособность периферии стенда.

Комментариев пока нет.
Дата обновления: 23/04/2016

Начинаем знакомится с архитектурой ПЛИС, выясним в чем измеряется емкость чипа, рассмотрим  структуру и назначение логического элемента. Разберемся с вопросом, каким же волшебным образом разрозненный набор элементов превращается в сложное цифровое устройство.

Комментариев пока нет.
Дата обновления: 21/04/2016

Лабораторная работа выполняется с помощью учебного лабораторного стенда LESO2.

Целью работы является изучение принципов действия комбинационных схем: дешифратора, шифратора, преобразователя кода для семисегментного индикатора, мультиплексора, сумматора. Дешифратор (декодер) служит для преобразования n-разрядного позиционного двоичного кода в единичный выходной сигнал на одном из 2n выходов ...

Комментариев пока нет.
Дата обновления: 21/04/2016

В статье рассмотрим особенности работы со знаковыми числами на языке Verilog. Исследуем возможности стандарта Verilog-2001 в железе.

Комментариев пока нет.
Дата обновления: 21/04/2016

Страницы

Орфографическая ошибка в тексте:
Чтобы сообщить об ошибке автору, нажмите кнопку "Отправить сообщение об ошибке". Вы также можете отправить свой комментарий.