Учебный стенд LESO2 предназначен для обучения основам проектирования на базе программируемых логических интегральных схем (ПЛИС). Структура стенда LESO2 разработана специально для использования стенда в учебных целях, поэтому достигнуто оптимальное соотношение функциональности и простоты использования. Конфигурирование ПЛИС осуществляется через порт USB.
Дата обновления: 04/02/2018
Из-за явления дребезга контактов непосредственное подключение кнопки с механическим замыканием контактов к цифровой схеме не всегда допустимо. Суть дребезга заключается в многократном неконтролируемом замыкании и размыкании контактов в момент коммутации, в результате чего на цифровую схему подается множество импульсов вместо одного.
В статье описана схема подавителя дребезга, выполненая в графическом редакторе Quartus II.
Дата обновления: 22/03/2016
В статье рассмотрим особенности работы со знаковыми числами на языке Verilog. Исследуем возможности стандарта Verilog-2001 в железе.
Дата обновления: 06/06/2019
Классический стенд LESO2 перешел на новую серию FPGA Cyclone IV. Увеличена логическая емкость ПЛИС. Поддержка Quartus II версии 15.0. Стенд доступен для заказа под названием LESO2.4
Дата обновления: 09/06/2017
Целью работы является изучение принципа работы схем триггерных регистров. Регистры предназначены для хранения и преобразования многоразрядных двоичных чисел. Для запоминания отдельных разрядов числа могут применяться триггеры различных типов.
Лабораторная работа выполняется с помощью учебного лабораторного стенда LESO2.
Дата обновления: 09/06/2017
При использовании кнопок и тумблеров возникает такое неприятное явление, как дребезг контактов. Создадим универсальный модуль на Verilog для обработки сигнала с механических коммутаторов. Такое устройство или функциональный блок называеют Debouncer.
Дата обновления: 22/01/2017
Почему при переходе с программирования контроллеров на ПЛИС многие испытывают психологический дискомфорт? Кому и для чего нужен конечный автомат в ПЛИС? Попробуем разобраться с этим.
Дата обновления: 05/09/2016
Если вы в своем коде на Verilog используете оператор case
, if
или тернарный оператор выбора, будьте уверены, вы используете мультиплексор. Статья освещает особенности аппаратного синтеза различных видов мультиплексоров в ПЛИС.
Дата обновления: 27/04/2016
Любая логическая схема без памяти полностью описывается таблицей истинности. Эта таблица является исходной информацией для синтеза схемы на основе логических элементов «И», «ИЛИ», «НЕ». Для разработки требуемого цифрового устройства сначала на основе таблицы истинности записывают его логическое выражение. Затем с целью упрощения цифрового устройства минимизируют его логическое выражение и далее разрабатывают схему, реализующую полученное логическое выражение.
Лабораторная работа выполняется с помощью учебного лабораторного стенда LESO2.
Дата обновления: 23/04/2016
На простом примере покажем общие принципы работы с учебным стендом LESO2.4. Учимся создавать проект в Quartus II, начнем использовать Verilog, и проверим работоспособность периферии стенда.
Дата обновления: 23/04/2016